2015年计算机考研专业课考试科目为:计算机组成原理、数据结构、操作系统以及计算机网络等,需要大家记忆的东西很多,但是更重要的还是要理解,融会贯通才能够把题做好,把问题解决。新东方在线小编分享计算机组成原理试题,并且配有答案,希望广大考生在复习之余能够认真做题,不断检验和查漏补缺,争取全面提高。
下面请看2015年计算机考研:计算机组成原理试题三【附答案】
一、选择题(共20分,每题1分)
1.直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是___C___。
A.直接、立即、间接; B.直接、间接、立即;
C.立即、直接、间接; D.立即、间接、直接。
2.存放欲执行指令的寄存器是___D___。
A.MAR; B.PC; C.MDR; D.IR。
3.在独立请求方式下,若有N个设备,则____B__。
A.有一个总线请求信号和一个总线响应信号;B.有N个总线请求信号和N个总线响应信号;
C.有一个总线请求信号和N个总线响应信号;D.有N个总线请求信号和一个总线响应信号。
4.下述说法中__C____是正确的。
A.半导体RAM信息可读可写,且断电后仍能保持记忆;
B.半导体RAM是易失性RAM,而静态RAM中的存储信息是不易失的;
C.半导体RAM是易失性RAM,而静态RAM只有在电源不掉时,所存信息是不易失的。
5.DMA访问主存时,向CPU发出请求,获得总线使用权时再进行访存,这种情况称作_B___。
A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。
6.计算机中表示地址时,采用__D___ 。
A.原码;B.补码;C.反码;D.无符号数。
7.采用变址寻址可扩大寻址范围,且__C____。
A.变址寄存器内容由用户确定,在程序执行过程中不可变;
B.变址寄存器内容由操作系统确定,在程序执行过程中可变;
C.变址寄存器内容由用户确定,在程序执行过程中可变;
D.变址寄存器内容由操作系统确定,在程序执行过程不中可变;
8.由编译程序将多条指令组合成一条指令,这种技术称做__C____。
A.超标量技术;B.超流水线技术;C.超长指令字技术;D.超字长。
9.计算机执行乘法指令时,由于其操作较复杂,需要更多的时间,通常采用__C____控制方式。
A.延长机器周期内节拍数的;B.异步;C.中央与局部控制相结合的;D.同步;
10.微程序放在_B___中。
A.存储器控制器;B.控制存储器;C.主存储器;D.Cache。
11.在CPU的寄存器中,B_____对用户是完全透明的。
A.程序计数器; B.指令寄存器; C.状态寄存器;D.通用寄存器。
12.运算器由许多部件组成,其核心部分是__B____。
A.数据总线; B.算术逻辑运算单元; C.累加寄存器; D.多路开关。
13.DMA接口__B___。
A.可以用于主存与主存之间的数据交换;B.内有中断机制;
C.内有中断机制,可以处理异常情况;D.内无中断机制
14.CPU响应中断的时间是___C___。
A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。
15.直接寻址的无条件转移指令功能是将指令中的地址码送入_A_____。
A.PC;B.地址寄存器;C.累加器;D.ALU。
16.三种集中式总线控制中,___A__方式对电路故障最敏感。
A.链式查询;B.计数器定时查询;C.独立请求;D.以上都不对。
17.一个16K×32位的存储器,其地址线和数据线的总和是__B____。
A.48;B.46;C.36;D.32.
18.以下叙述中错误的是___B___。
A.指令周期的第一个操作是取指令;B.为了进行取指令操作,控制器需要得到相应的指令;
C.取指令操作是控制器自动进行的;D.指令第一字节含操作码。
19.主存和CPU之间增加高速缓冲存储器的目的是___A___。
A.解决CPU和主存之间的速度匹配问题;B.扩大主存容量;
C.既扩大主存容量,又提高了存取速度;D.扩大辅存容量。
20.以下叙述__A___是错误的。
A.一个更高级的中断请求一定可以中断另一个中断处理程序的执行;
B.DMA和CPU必须分时使用总线;
C.DMA的数据传送不需CPU控制; D.DMA中有中断机制。
二、填空(共20分,每空1分)
1.设24位长的浮点数,其中阶符1位,阶码5位,数符1位,尾数17位,阶码和尾数均用补码表示,且尾数采用规格化形式,则它能表示最大正数真值是 A ,非零最小正数真值是 B ,绝对值最大的负数真值是 C ,绝对值最小的负数真值是 D (均用十进制表示)。
2.变址寻址和基址寻址的区别是:在基址寻址中,基址寄存器提供 A , 指令提供 B ; 而在变址寻址中,变址寄存器提供 C ,指令提供 D 。
3.影响流水线性能的因素主要反映在 A 和 B 两个方面。
4.运算器的技术指标一般用 A 和 B 表示。
5. 缓存是设在 A 和 B 之间的一种存储器,其速度 C 匹配,其容量与 D 有关。
6.CPU响应中断时要保护现场,包括对 A 和 B 的保护,前者通过
C 实现,后者可通过 D 实现。
三、名词解释(共10分,每题2分)
1.微程序控制 2.存储器带宽 3.RISC 4.中断隐指令及功能 5.机器字长
四、计算题(5分)
已知:两浮点数x = 0.1101×210,y = 0.1011×201 求:x + y
五、简答题(共20分)
1.完整的总线传输周期包括哪几个阶段?简要叙述每个阶段的工作。(4分)
2.除了采用高速芯片外,从计算机的各个子系统的角度分析,指出6种以上(含6种)提高整机速度的措施。(6分)
3.某机有五个中断源,按中断响应的优先顺序由高到低为L0,L1,L2,L3,L4,现要求优先顺序改为L3,L2,L4,L0,L1,写出各中断源的屏蔽字。(5分)
4.某机主存容量为4M×16位,且存储字长等于指令字长,若该机的指令系统具备120种操作。操作码位数固定,且具有直接、间接、立即、相对四种寻址方式。(5分)
(1)画出一地址指令格式并指出各字段的作用;
(2)该指令直接寻址的最大范围(十进制表示);
(3)一次间址的寻址范围(十进制表示);
(4)相对寻址的位移量(十进制表示)。
六、问答题(共15分)
1.假设CPU在中断周期用堆栈保存程序断点,而且进栈时指针减1,出栈时指针加1。分别写出组合逻辑控制和微程序控制在完成中断返回指令时,取指阶段和执行阶段所需的全部微操作命令及节拍安排。(8分)
2.画出DMA方式接口电路的基本组成框图,并说明其工作过程(以输入设备为例)。(7分)
七、设计题(10分)
设CPU有16根地址线,8根数据线,并用作访存控制信号(低电平有效),用作读/写控制信号(高电平为读,低电平为写)。现有下列存储芯片:1K×4位RAM;4K×8位RAM;8K×8位RAM;2K×8位ROM;4K×8位ROM;8K×8位ROM及74LS138译码器和各种门电路,如图所示。画出CPU与存储器的连接图,要求
(1)主存地址空间分配:
6000H~67FFH为系统程序区;
6800H~6BFFH为用户程序区。
(2)合理选用上述存储芯片,说明各选几片?
(3)详细画出存储芯片的片选逻辑图。
实践是检验真理的唯一标准,做题时检验自身的重要途径,新东方在线小编希望每一位考生都能够把握理论基础,注重实践应用,真正做到统筹全局,整体提升。在这里预祝大家2015年考研,取得一个好成绩,加油!
温馨提示:要学好一门专业课,选好参考书是非常有必要的。向大家推荐:严蔚敏的数据结构、白中英的计算机组成、西安电子科技大的操作系统、谢希仁的网络等书。另外,推荐我们新东方在线的【赢在起点——2015考研全科备考攻略系列公开课】辅助大家进行复习备考。如需参加培训课程,请进入新东方在线首页选课中心http://kaoyan.koolearn.com/ 进行选课,我们有2015考研计算机考点精讲班、2015考研计算机全程班、2015考研政英数计算机全科签约联报班等课程供大家选择。
了解更多2015年计算机考研信息关注新东方在线,更多资料下载,更多备考指导,更多经验分享~~~